电脑DIY圈 DIY新闻 AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训

AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训

百度

AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训

英特尔在2021年推出了12代酷睿Alder Lake处理器,这次推出被认为是20多年来桌面x86处理器的最大变革。该处理器首次引入了异步架构,由大小核两种组成,英特尔的官方称之为P核和E核。

P核主要负责高性能任务,而E核则主要用于高密度任务。这点与Arm的小核不同,E核的性能也不弱。因此,英特尔不愿意将其称之为大小核。这种异步架构的设计可以提高处理器的效率和性能,使其更加适合现代计算需求。

AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训

引入P+E核架构让英特尔在性能、多核、成本和芯片面积等多个方面获得了优势,同时四个E核的面积仅相当于一个P核,因此英特尔可以轻松地推出拥有12个以上核心的产品,这让AMD感到相当无力。

目前还不确定AMD是否会跟进英特尔的核心架构,但AMD已经从英特尔的惨痛经历中学到了一课。英特尔在推广AVX512指令集时,E核不支持该指令集,而只有P核支持。为了让两种核心执行指令的速度保持同步,英特尔最终取消了AVX512指令集的支持。这个决定引发了众多用户的不满。

AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训

在一次采访中,AMD的客户端渠道业务总经理David McAfee提到了设计多种ISA指令集和IPC性能的性能核和效能核并不是一个正确的方法,这样会使得设计更加复杂。相反,AMD已经研究了一些不同的核心设计选项。Zen4与Zen4C核心的区别就是AMD所采用的方法,后者是Bergamo使用的小核心,基于Zen4核心改进。Zen4C核心与Zen4核心具有相同的指令集和IPC,但是它的缓存结构更为简单,以减少核心的面积。

AMD认为这种大小核心架构的设计更为优秀,因为Windows系统的调度优化技术已经非常成熟,不需要考虑不同指令集和工作负载的影响。

值得指出的是,AMD的大小核心并未混搭使用,Bergamo处理器的所有核心都是Zen4C核心。要等到Zen5时,AMD才会采用混搭架构,其中包括Zen5和Zen5C两种核心。AMD从英特尔的经验教训中吸取了教训,Zen5大小核心不会出现指令集不同的问题。

AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训

百度

百度

本文来自网络,不代表电脑DIY圈立场,转载请注明出处。 VIP购买指南 https://www.10zv.com/archives/14280

作者: 电脑DIY

上一篇
下一篇

发表回复

联系我们

联系我们

13006117758

在线咨询: QQ交谈

邮箱: huguang007@vip.qq.com

工作时间:周一至周五,9:00-17:30,节假日休息

关注微信
微信扫一扫关注我们

微信扫一扫关注我们

关注微博
返回顶部
首页
联系我们
购买vip
搜索
AVX512惹麻烦 英特尔大小核给AMD上了一课 Zen5锐龙吸取教训